Отпечатване на страница
Изображението е само с илюстративна цел. Моля, консултирайте се с описанието.
ПроизводителMICRON
Част № на производителяMT48LC2M32B2B5-6A IT:J
Код на поръчката4050867
Лист с технически данни
589 В наличност
Имате нужда от повече?
Доставка в рамките на 1 – 3 дни
Поръчайте преди 17:00 ч. за стандартна доставка
Количество | |
---|---|
1+ | € 7,150 |
10+ | € 6,650 |
25+ | € 6,440 |
50+ | € 5,790 |
100+ | € 5,650 |
250+ | € 5,460 |
Цена за:Each
Минимален: 1
Множествен: 1
€ 7,15 (без ДДС)
Добавете номер на частта /Бележка на реда
Добавено към потвърждението на поръчката, фактурата и бележката за изпращане само за тази поръчка.
Този номер ще бъде добавен към потвърждението на поръчката, фактурата, бележката за изпращане, имейла за уеб потвърждение и етикета на продукта.
Информация за продукта
ПроизводителMICRON
Част № на производителяMT48LC2M32B2B5-6A IT:J
Код на поръчката4050867
Лист с технически данни
DRAM TypeSDR
Memory Density64Mbit
Memory Configuration2M x 32bit
Clock Frequency Max167MHz
IC Case / PackageVFBGA
No. of Pins90Pins
Supply Voltage Nom3.3V
IC MountingSurface Mount
Operating Temperature Min-40°C
Operating Temperature Max85°C
Product Range-
SVHCNo SVHC (17-Dec-2015)
Преглед на продукта
MT48LC2M32B2B5-6A IT:J is a SDR SDRAM. It uses a 64Mb SDRAM and a high-speed CMOS, dynamic random-access memory containing 67,108,864 bits. It is internally configured as a quad-bank DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Each of the x4’s 67,108,864-bit banks are organized as 8192 rows by 2048 columns by 4 bits. Each of the 16,777,216-bit banks are organized as 2048 rows by 256 columns by 32bits. It supports CAS latency (CL) of 1, 2, and 3.
- Operating supply voltage range is 3V to 3.6V (VDD, VDDQ)
- 2Meg x 32 configuration (512K x 32 x 4 banks), PC100-compliant
- Packaging style is 90-ball VFBGA (8mm x 13mm)
- Clock frequency is 167MHz, auto refresh
- Industrial temperature range is –40˚C to +85˚C
- Fully synchronous to all signals registered on positive edge of system clock
- Internal pipelined operation; column address can be changed every clock cycle
- Internal banks for hiding row access/precharge
- Auto precharge, includes concurrent auto precharge and auto refresh modes
- LVTTL-compatible inputs and outputs
Технически характеристики
DRAM Type
SDR
Memory Configuration
2M x 32bit
IC Case / Package
VFBGA
Supply Voltage Nom
3.3V
Operating Temperature Min
-40°C
Product Range
-
Memory Density
64Mbit
Clock Frequency Max
167MHz
No. of Pins
90Pins
IC Mounting
Surface Mount
Operating Temperature Max
85°C
SVHC
No SVHC (17-Dec-2015)
Технически документи (1)
Законодателство и околна среда
Страна на произход:
Страна, в която е реализиран последният важен производствен процесСтрана на произход:Taiwan
Страна, в която е реализиран последният важен производствен процес
Страна, в която е реализиран последният важен производствен процесСтрана на произход:Taiwan
Страна, в която е реализиран последният важен производствен процес
Тарифа №:85423239
US ECCN:EAR99
EU ECCN:NLR
RoHS съвместим:Да
RoHS
Съвместими с Директивата относно ограничението за употребата на определени опасни вещества (RoHS) за фталатите:Да
RoHS
Стойност на вещества, пораждащи сериозно безпокойство (SVHC):No SVHC (17-Dec-2015)
Изтеглете сертификат за съответствие на продукта
Сертификат за съответствие на продукта
Тегло (кг):.000001